数字逻辑课程是计算机大类专业的一门重要的专业基础课。以能力培养为导向,注重理解(非记忆)思想、方法并能应用于解决复杂数字系统设计问题; 采用“整体-局部-整体”的教学思路,首先从数字系统设计方法概述入手建立基于EDA的数字系统设计方整体概念,然后学习和掌握组合逻辑电路和时序逻辑电路设计方法,最后学习和掌握复杂数字系统设计。理论教学与实验结合,课程教学内容与实验内容一一对应,实现教学内容和实验的紧密结合,让学生通过实验中的verilog设计、仿真和FPGA验证掌握数字系统设计的基本方法,初步具备复杂数字系统设计和实现的能力。
课程从问题分析入手,采用案例式的教学方法,针对特定的应用问题开展数字系统设计。利用verilogHDL进行典型数字电路模块或数字系统的描述,从组合逻辑电路到时序逻辑电路、状态机分析设计,层层深入,逐步构建数字系统设计思维。助您真正具备复杂数字系统设计能力!